GUC宣布成功推出業界首款採用台積電3nm和CoWoS技術的UCIe 32G晶片 智慧應用 影音
Digikey microsite
IC975book

GUC宣布成功推出業界首款採用台積電3nm和CoWoS技術的UCIe 32G晶片

  • 周建勳台北

創意電子宣布成功推出業界首款Universal Chiplet Interconnect Express(UCIe)實體層晶片。創意電子

創意電子宣布成功推出業界首款Universal Chiplet Interconnect Express(UCIe)實體層晶片。創意電子

先進特殊應用積體電路(ASIC)領導廠商創意電子(GUC)近日宣布成功推出業界首款Universal Chiplet Interconnect Express(UCIe) 實體層晶片,實現UCIe規格定義中每通道32Gbps的最高速度。

創意電子的UCIe 32G IP支援UCIe 2.0,能提供每1公釐晶粒邊緣10Tbps(5Tbps/mm全雙工)的驚人頻寬密度。創意電子藉助於台積電的先進N3P製程技術和CoWoS封裝技術來達成此⼀⾥程碑,旨在鎖定 AI、高效能運算 (HPC)、xPU 和網路等應用領域。

這個測試晶片會透過CoWoS中介板,將配備多個南北向和東⻄向IP的晶粒予以互連。晶片測量結果顯示,它不僅能以32Gbps的速度穩健運轉,更呈現優異的水平和垂直眼圖開度。GUC 正積極進行全工藝角認證,可望於下個季度提出完整的晶片報告。

為了確保系統能順暢整合,創意電子運用UCIe串流協定開發出適用於AXI、CXS和CHI匯流排的橋接器。這些橋接器經過最佳化,具備高流量密度、低功耗、最低資料傳輸延遲,以及高效率的端對端流程控制等優異特色,可由傳統單晶片的晶片上網路(NoC)輕鬆轉換至以小晶片為基礎的架構。

此外,橋接器也支援動態電壓頻率調整(DVFS),能即時且獨立調整每個晶粒的電壓和頻率,且不會中斷資料流。

創意電子的UCIe IP也備有多項進階可靠性功能,包括UCIe Preventive Monitoring(預防性監控)功能,以及由proteanTecs提供的整合式I/O訊號品質監控功能。這項技術可在無需重新訓練或中斷操作的情況下,對資料傳輸期間的訊號完整性進行不間斷的任務模式監控。

不僅可獨立監控每個訊號通道,還能即時偵測功耗和訊號完整性異常。如此即可及早辨識凸塊和傳輸線缺陷,藉此觸發修復演算法,以透過備援I/O取代接近臨界點的I/O,從而防止系統故障。此⼀主動積極的⽅式可望⼤幅延⻑晶片的使用壽命,並強化系統可靠性。

創意電⼦致⼒於突破效能限制,⼒圖進⼀步提⾼通道速度,同時降低功耗。創意電子已於2024年底成功完成第二代UCIe IP的設計定案,該設計可實現每通道40 Gbps的速度。這個新的版本整合了自適應電壓調節(AVS)技術,能提供近2倍的能源效率提升。

此外,專為配備矽穿孔(TSV)的3D整合(SoIC)打造的晶片面朝上版UCIe-40G IP,預計將在未來幾個月內完成設計定案。放眼未來,目前開發中的創意電子第三代UCIe IP(每通道速度達64Gbps)可望於2025下半年底定設計定案。UCIe產品線已針對各類型的CoWoS和後續的台積電SoW-X平台進行最佳化。

創意電子UCIe-32G晶片的重要特色。創意電子

創意電子UCIe-32G晶片的重要特色。創意電子

創意電⼦⾏銷⻑Aditya Raina表示:「我們很高興宣布成功推出全球首個支援32 Gbps 的 UCIe IP,採用台積電的7奈米、5奈米和3奈米製程技術,建立了完備且經過矽驗證的2.5D/3D小晶片IP產品組合,提供超越 IP的穩健解決方案。針對包括CoWoS、InFO、與TSMC-SoIC等台積電3DFabric技術,創意電子將結合自身的設計專業能力、封裝設計、電氣和熱模擬、DFT與生產測試能力,為客戶提供穩健且全方位的解決方案,協助他們縮短設計週期,快速推出人工智慧(AI)/高效能運算(HPC)/xPU/網路等產品。」

創意電⼦技術⻑Igor Elkanovich表示:「我們致力推出效能最高、功耗最低的2.5D/3D小晶片及HBM介面 IP。2.5D與3D封裝技術現在都趨向使用HBM3E/4/4E、UCIe和UCIe-3D介面,有助於開發出超越光罩尺寸限制的高度模組化處理器,進⽽為新⼀代的⾼效能運算鋪路。」

若要進⼀步瞭解創意電⼦的 UCIe IP 產品組合和台積電的 CoWoS和SoIC全方位解決方案,請直接聯繫您的創意電子銷售代表,聯絡資訊